Abstract:
提出了一种基于磁随机存储器(Magnetic Random Access Memory,MRAM)的通用型存算一体处理(Porcessor in Memory,PIM)宏架构,可工作在常规MRAM、并行PIM与串行PIM模式下。该架构以一种新型2T1MTJ存储单元结构为基础,在PIM模式下可实现布尔逻辑运算、全加器、移位/循环操作等功能。数模混合仿真结果表明,在100 MHz时钟频率下,该方案执行一组读写操作或者与/或位逻辑计算操作的时间均为3个周期。较基于1T1MTJ单元的方案而言,该PIM架构不仅不增加阵列面积,还可显著提升写操作可靠性和位逻辑运算正确率。
Keyword:
Reprint 's Address:
Email:
Source :
通信技术
Year: 2021
Issue: 04
Volume: 54
Page: 815-821
Cited Count:
SCOPUS Cited Count:
ESI Highly Cited Papers on the List: 0 Unfold All
WanFang Cited Count:
Chinese Cited Count:
30 Days PV: 2
Affiliated Colleges: