• Complex
  • Title
  • Keyword
  • Abstract
  • Scholars
  • Journal
  • ISSN
  • Conference
成果搜索

author:

王仁平 (王仁平.) [1] (Scholars:王仁平) | 何明华 (何明华.) [2] | 魏榕山 (魏榕山.) [3] (Scholars:魏榕山) | 陈群超 (陈群超.) [4]

Indexed by:

CQVIP PKU CSCD

Abstract:

编写Verilog程序对32×32高性能乘法器的结构算法进行验证.为提高乘法器的性能,采用CSA和4-2压缩器相结合的改进Wallace树结构进行部分积压缩;采用速度快、面积小的传输门逻辑设计Booth2编码电路和压缩电路;运用欧拉路径法设计优化部分积产生电路;采用基4 Kogge-Stone树算法基于启发式欧拉路径法设计优化64位超前进位加法器.该乘法器全定制设计采用SMIC0.18 μm 1P4M CMOS工艺,版图面积0.17941mm2,在大量测试码中最坏情况完成一次乘法运算时间为3.252 ns.

Keyword:

传输门逻辑 压缩器 欧拉路径法 高性能乘法器

Community:

  • [ 1 ] [王仁平]福州大学
  • [ 2 ] [何明华]福州大学
  • [ 3 ] [魏榕山]福州大学
  • [ 4 ] [陈群超]福州大学

Reprint 's Address:

Email:

Show more details

Version:

Related Keywords:

Related Article:

Source :

福州大学学报(自然科学版)

ISSN: 1000-2243

CN: 35-1337/N

Year: 2012

Issue: 5

Volume: 40

Page: 602-608

Cited Count:

WoS CC Cited Count:

SCOPUS Cited Count:

ESI Highly Cited Papers on the List: 0 Unfold All

WanFang Cited Count: -1

Chinese Cited Count:

30 Days PV: 1

Online/Total:100/10043904
Address:FZU Library(No.2 Xuyuan Road, Fuzhou, Fujian, PRC Post Code:350116) Contact Us:0591-22865326
Copyright:FZU Library Technical Support:Beijing Aegean Software Co., Ltd. 闽ICP备05005463号-1