Abstract:
去方块滤波(Deblocking Filtering,DBF)是高效视频编码(High Efficiency Video Coding,HEVC)的重要组成部分,能够有效地改善编码图像的主观质量,是提升视频整体编码性能的重要手段之一.但是去方块滤波技术复杂度较高.为解决该问题,设计一种HEVC去方块滤波器的硬件架构,在节省资源消耗的同时,减少处理周期并改善滤波效率.以8×4块为基本滤波单元,从输入像素到输出像素,采用四级流水线的形式进行处理,每处理一个基本滤波单元共花费5个周期.实验结果表明,所设计的去方块滤波器仅需5212个查找表和1291个寄存器的逻辑资源消耗,最高可达到215 MHz的工作频率,满足1080p@60fps的高清视频实时编码.
Keyword:
Reprint 's Address:
Email:
Version:
Source :
电视技术
ISSN: 1002-8692
CN: 11-2123/TN
Year: 2023
Issue: 1
Volume: 47
Page: 48-51,69
Cited Count:
WoS CC Cited Count: 0
SCOPUS Cited Count:
ESI Highly Cited Papers on the List: 0 Unfold All
WanFang Cited Count: -1
Chinese Cited Count:
30 Days PV: 1
Affiliated Colleges: