Indexed by:
Abstract:
本实用新型涉及一种应用于可逆逻辑电路4位串行加法器的电路,包括4个HNG门电路;每个HNG门电路包括4个输入端口和4个输出端口,4个输入端口为:A端口、B端口、C端口、D端口,4个输出端口为:S端口、R端口、Q端口以及P端口;第一HNG门电路的S端口与第二HNG门电路的C端口相连,第二HNG门电路的S端口与第三HNG门电路的C端口相连,第三HNG门电路的S端口与第四HNG门电路的C端口相连。本实用新型与采用互补CMOS电路实现的HNG门电路相比,存在使用MOS数量少,面积小,传播延时少,性能好。
Keyword:
Reprint 's Address:
Email:
Patent Info :
Type: 实用新型
Patent No.: CN201821198893.5
Filing Date: 2018/7/27
Publication Date: 2019/2/5
Pub. No.: CN208477512U
公开国别: CN
Applicants: 福州大学
Legal Status: 授权
Cited Count:
SCOPUS Cited Count:
ESI Highly Cited Papers on the List: 0 Unfold All
WanFang Cited Count:
Chinese Cited Count:
30 Days PV: 1
Affiliated Colleges: