Home>Results

  • Complex
  • Title
  • Keyword
  • Abstract
  • Scholars
  • Journal
  • ISSN
  • Conference
成果搜索

[期刊论文]

一种低电压、高速CMOS运放的设计与仿真

Share
Edit Delete 报错

author:

徐学恒 (徐学恒.) [1] | 于映 (于映.) [2]

Indexed by:

CQVIP

Abstract:

本文设计了一种基于流水线ADC系统应用的低电压、高速运算放大器,该运放使用折叠式共源共栅结构、稳定的电压偏置电路、新型的共模反馈电路,使运放达到更高的性能.设计基于BSIM3V3 Spice模型,采用SMIC标准0.18 μm CMOS工艺,用Cadence的Spectre工具对整个电路进行仿真.在1.8 V单电源电压、2 pF电容负载的工作条件下,仿真结果显示:直流开环增益为82 dB,其单位增益带宽为260 MHz,相位裕度60°,压摆率100 V/μs,建立时间约10 ns,功耗只有3.6 mW,达到了设计要求.

Keyword:

CMOS 共模反馈 折叠式共源共栅 运算放大器

Community:

  • [ 1 ] [徐学恒]福州大学
  • [ 2 ] [于映]福州大学

Reprint 's Address:

Show more details

Version:

Source :

国外电子测量技术

ISSN: 1002-8978

CN: 11-2268/TN

Year: 2007

Issue: 8

Volume: 26

Page: 43-46

Cited Count:

WoS CC Cited Count: 0

30 Days PV: 0

Online/Total:82/10137805
Address:FZU Library(No.2 Xuyuan Road, Fuzhou, Fujian, PRC Post Code:350116) Contact Us:0591-22865326
Copyright:FZU Library Technical Support:Beijing Aegean Software Co., Ltd. 闽ICP备05005463号-1