Indexed by:
Abstract:
本系统设计了一款基于SoC FPGA的音视频播放器,实现了音视频文件的正常解码和播放.该设计既发挥ARM强大的串行处理能力和处理复杂算法的优势,也发挥FPGA高速处理大量数据的优势.系统采用DE1-SoC开发板,在硬件上,采用FPGA设计了Mixer、Frame read、VGA等IP核,并且在Qsys中利用AXI和Avalon总线连接各个IP核.在软件上,利用SD卡启动Linux操作系统,编写基于ARM硬核处理器的嵌入式系统软件应用程序控制整个硬件.最后通过板级验证实现了系统功能.实验结果显示,MPEG2视频解码速率大约18f/s,数据从ARM传输到FPGA的速率约为38M/s.
Keyword:
Reprint 's Address:
Version:
Source :
电气开关
ISSN: 1004-289X
CN: 21-1279/TM
Year: 2019
Issue: 3
Volume: 57
Page: 27-30
Affiliated Colleges: